閱讀設定(推薦配合 快捷鍵[F11] 進入全屏沉浸式閱讀)

設定X

第189章 ,/. (3 / 4)

對講機晶片模組封裝:qfp<os。也就是晶片內部電路全部採用os工藝,其好處價格便宜。)

<hz,v段是130170hz,16個通訊頻道。

對講機晶片模組對外輸出功率:0.5~5。

工作電壓範圍:3.5v~6v。

通訊距離:在空曠無阻擋物體可通訊5公里。

在公司的專案會上,李飛確定大深市晶片產業有限公司對講機的晶片模組引數,以及晶片內部電路模組,包括:射頻收發晶片、寬頻射頻功率放大器,以及射頻功放(pa),音訊功率放大器…,然後,進入對講機晶片前端邏輯設計,編寫rt與或者門級的程式碼了,

rt是用硬體描述語言veriog或v)描述想達到電路的功能,門級則是用具體的邏輯單元依賴廠家的庫)來實現所設計電路的功能,門級最終可以在半導體廠加工成實際的硬體,那麼,rt和門級的區別是:在設計實現上的不同階段,rt經過邏輯綜合後,就得到門級。

在晶片電路設計中,rt是用於描述同步數位電路操作的抽象級,是由一組暫存器以及暫存器之間的邏輯操作構成。之所以如此,是因為絕大多數的電路可以被看成由暫存器來儲存二進位制資料...,這些處理和控制可以用硬體描述語言來描述。

門級在晶片電路設計中,是用於描述電路元件相互之間連線關係的,簡單的來說,是一個遵循比較簡單的標記語法的文字檔案。門級指的是網表描述的電路綜合級別。是描述電路元件基本是門級或與此同級別的元件...

確定對講機的晶片前端邏輯設計後,就要驗證了rt程式碼的功能是否符合晶片電路的設計,驗證軟體可以採用cadence公司的nc_veriog,或者synopsys公司的vcs…

...

再接著,用cadence的pks輸入硬體描述語言轉換成門級網路表ist,去確定電路的面積,時序等目標引數上達到的標準,確定相關引數後,再一次進行模擬,確定模組電路是否無誤,然後,進行後端設計的資料準備,是確定前期邏輯設計用硬體描述語言生成的門級網路表

<cu微控制器,寬頻射頻功率放大器,以及射頻功放(pa),音訊功率放大器…,其內部電路在設計時,是十分複雜的,包括模擬訊號,數字訊號,射頻訊號,

如在設計對講機晶片模組沒有經驗,就十分容易出問題,造成通話掉線、連線出現噪聲、通道丟失以及接收語音質量很差...等各種各樣的問題。

其原因就是射頻訊號在工作狀態,工作電流時非常大,很容易形成一個電磁波ec和ei,並向四周散播,影響模擬訊號和數字訊號,並且,這種電磁波很有可能透過對講機的天線的輸入,又反饋到對講機的接收電路,那麼,如此一來,對講機很容易出現以上的狀況。<收音機,那麼收音機就不能正常工作,會出現汽車發動機產生的ec干擾電流聲…

不光以上,還有就是對講機晶片內部用大量地射頻電路,雖然說工作原理是f相同,但是完全不同,非常需要有經驗的設計,包括射頻pa功率放大器。

這章沒有結束,請點選下一頁繼續閱讀!

經過2個月的模擬和設計,對講機晶片設計完成,並把晶片製造文件發給臺積電製造…

...

上一頁 目錄 +書籤 下一頁