隨著riscv晶片架構出現後,晶片相關的研發工具也越來越完善,例如編譯工具鏈,模擬工具等,
...
不過,現實比較遺憾的是,在21世紀,國內由於riscv晶片生態鏈的問題,在晶片商業化上,完全比不了ar晶片架構,晶片設計公司很少以riscv晶片架構去設計研發晶片,
這樣的話,就造成了riscv晶片只是在實驗室上…,在商用上還有很遠的路要走,
…
現在李飛重生到1996年,可以彌補這種遺憾,<還處於迷茫期,大約一年後的時間,ar才好轉,開始盈利,
…
重生到1996年後,李飛有的是時間和資金,只要積累原始的資金足夠後,馬上招聘研發人員,進行risc晶片架構研發,<一樣,在risc晶片架構的基礎上進行研發時,既保留risc晶片架構簡單直接的優點,也要擁有自己獨特的晶片架構核心,
…
想到這裡,李飛稍微舒鬆一口氣,因為現在重生了,還有機會去完成在重生前的遺憾,沒有堅持對risc晶片架構研發。
這章沒有結束,請點選下一頁繼續閱讀!
不過,研發risc晶片架構,最關鍵的是需要大量的晶片商用,在不同電子電器裝置上,廣泛地應用,所以,也只能一步一步踏踏實實地區完成,
於是,李飛拿起辦公桌子上的茶杯,喝了一口茶,整個人都輕鬆許多,把茶杯輕輕地放在辦公桌上後,再開啟ib筆記本,<筆記本後,再點選eda晶片設計軟體cadence,那麼,正式的開始在f晶片,新增顯示和時鐘模組電路,
由於cadence的元器件庫是自帶晶體電路的,而裡面自帶的晶體電路是非常標準的,可以說是與晶片製造工廠同步的,所以,只需要直接新增到f晶片內部電路上就可以,<晶片設計時,對新新增的顯示和時鐘晶體電路進行模擬,驗證設計是否有缺陷…
…
一系列模擬驗證確定重新設計晶片合格後,就基本可以直接生產了,
注:riscv晶片架構並不是cpu處理器設計方案,riscv只是一個指令集架構,定義了一個指令的標準,可以按照這個指令標準去做cpu處理器。)<晶片只是新增顯示和時鐘電路,本來就可以直接量產,但李飛作為一個晶片研發工程師,還是選擇一步一步地來,對晶片流片一次,<晶片流片的費用不高,與上次f晶片流片相比,因為晶片電路沒有作更改,只是新增了新功能!<晶片有新增新功能,需要升級版本號,從v1.0升級到v2.0+,並在晶片的datasheet做好工程記錄說明,以便區別,
喜歡晶片產業帝國請大家收藏:()晶片產業帝國書更新速度全網最快。